你的位置:首頁 > RF/微波 > 正文

【錦囊二】PCB設(shè)計中關(guān)于反射的那些事兒

發(fā)布時間:2015-01-04 來源:陳德恒 一博科技 責(zé)任編輯:sherryyu

【導(dǎo)讀】關(guān)于PCB設(shè)計中一些反射的問題,前面小編已經(jīng)拋磚引玉的給大家介紹了了一些《【錦囊一】PCB設(shè)計中關(guān)于反射的那些事兒》。這里小編將繼續(xù)為大家放送專家最新更新的PCB設(shè)計中反射問題知識!這里將主要講解PCB設(shè)計中反射問題的集總問題,詳見下文分析!
 
《【錦囊一】PCB設(shè)計中關(guān)于反射的那些事兒》
 
新年禮物到了!接下來小編還會繼續(xù)為大家奉獻上該專家基于PCB設(shè)計中關(guān)于反射的其他相關(guān)知識,希望大家耐心等待!
 
大家知道,信號是以電磁波的形式傳遞的。
 
波從一個介質(zhì)入射到另一個介質(zhì)時,會產(chǎn)生反射。同樣的,當(dāng)我們信號傳輸遇見阻抗不連續(xù)時,信號會產(chǎn)生反射。
PCB設(shè)計中關(guān)于反射的那些事兒
反射能量的強度跟阻抗比匹配的程度相關(guān)。在開路短路這種極端情況下,反射的幅值會和入射的幅值相等。
 
由于反射的存在,即使我們的設(shè)計中通常不會出現(xiàn)前面例子中分叉之后再接到接收端的情況,還是會有大量相位不相等的諧波在我們傳輸線中傳輸。
 
這些能量就會相互產(chǎn)生干擾,受干擾的程度跟反射的幅值和兩個能量之間的相位差有關(guān)。
 
從前面的例子中我們可以看到,當(dāng)兩個信號的相位差不到λ/20時,疊加后的影響是微乎其微的。
 
大家通常將λ/20作為一個界限,當(dāng)傳輸線長度小于λ/20時,我們用集總參數(shù)來考慮我們的電路。
 
我們一直在說λ,那λ是什么?如果大家每次都想著λ=v*T=v/f的話,理解一些理論的時候肯定很繞,沒法有個直觀的反應(yīng)。在這里大家需要再建立起一個概念,我們通??吹降牟ㄐ问且粋€電壓/時間的坐標軸,當(dāng)我們把X軸的時間換成長度,在普通的FR4板材上,我們看到的大致是一個這樣的圖像:
PCB設(shè)計中關(guān)于反射的那些事兒
[page]

我們要在一條傳輸線上完成一個1GHz的正弦波,這條傳輸線大概需要6000mil。所以很多時候我們以為我們傳輸線上的波形是這樣子的:
PCB設(shè)計中關(guān)于反射的那些事兒
但其實我們傳輸線上實際的波形可能是這樣子的:
PCB設(shè)計中關(guān)于反射的那些事兒
或者是這樣子的:
PCB設(shè)計中關(guān)于反射的那些事兒
可以看到其實他們的dv/dX是非常小的,這里用dX不用dt是因為傳輸線的總電容/電感是跟X有關(guān)的。
[page]

我們都知道地球是圓的,可是身處我們的位置去看的話地球就是平的。同樣的,在集總參數(shù)中,由于在線路上的電壓電流變化速度很慢,我們可以將它當(dāng)做是直流,在這時,傳輸線的容抗與感抗都沒有表現(xiàn)出來,這時傳輸線是透明的:
PCB設(shè)計中關(guān)于反射的那些事兒
 
接收端接收到的就是發(fā)送端發(fā)出的信號,下面是傳輸線10Ω與傳輸線100Ω的對比:
PCB設(shè)計中關(guān)于反射的那些事兒
PCB設(shè)計中關(guān)于反射的那些事兒


 
為什么以前的板子不需要控阻抗,為什么現(xiàn)在的一些模擬信號也是不需要控阻抗的,原因就在這里。
 
通常我們1GHz的正弦波的λ/20在300mil左右,10MHz的正弦波的λ/20則有30000mil。
 
傳輸線是透明的,接收端接收到的波形與傳輸?shù)穆窂經(jīng)]有關(guān)系,這就是集總的世界。
[page]

一些經(jīng)驗公式
 
在上面給大家展示的這張圖其實是非常有代表意義的:
PCB設(shè)計中關(guān)于反射的那些事兒
這是一個1GHz的信號,上升沿大概在0.1ns左右。大家想到了什么?
 
是的,DDR3的時鐘信號。
 
五倍頻諧波合成一個波形,上升沿時間為信號周期的十分之一,符合我們一切對信號完整性的預(yù)期。
 
該信號五倍頻率處的這個諧波稱之為最高次有效諧波,我們前文中說的集總參數(shù)與分布參數(shù)界限的λ/20,指的就是最高次有效諧波的λ/20。所以一個1GHz的信號(注意這里說的是信號,不是正弦波),通常他的λ/20是60mil。
 
但是否每個波形的最高次有效諧波都是信號的五倍頻呢?并不一定,大家看下面兩幅圖:
PCB設(shè)計中關(guān)于反射的那些事兒
 
PCB設(shè)計中關(guān)于反射的那些事兒
這是兩個頻率為500MHz的信號,他們周期相等,幅值也相等,但是上升沿不一樣。很明顯,上升沿較抖的紅色信號直到9倍頻處還有較為明顯的頻率分量,而上升沿較緩的藍色信號在三倍頻以后的頻率分量就非常少了。
[page]

什么時候會出現(xiàn)這種狀況呢,不是說好了上升沿時間為信號周期的十分之一嗎?
 
由于工藝的不斷更新?lián)Q代,芯片的die電容不斷減小,現(xiàn)在大量的100MHz信號的上升沿達到了0.2ns甚至更少,高速先生不久前就碰到過66MHz的信號反射非常嚴重的。
 
同樣是因為工藝的原因,按照上升沿時間為信號周期的十分之一計算的話,25Gbps信號的上升時間應(yīng)為8ps,臣妾做不到??!所以在802.3bj中,要求的25G信號的上升沿為9.6ps(20%-80%)。而在現(xiàn)在的高速無源鏈路上只關(guān)心到信號中心頻率的兩倍頻處,再高的頻率分量由芯片來給你保證了。
 
為了輔助我們得出最高次有效頻率,我們還有這些經(jīng)驗公式:0.35/Tr,0.5/Tr......其中Tr單位使用ns的話,得到的頻率為GHz,兩個公式的區(qū)別在于對最高次有效諧波定義的嚴格與否。
 
等等!各位看官不要走!如果您覺得這樣計算最高次有效諧波的波長再除以二十再跟傳輸線長度來進行對比來判斷是集總參數(shù)還是分布參數(shù)再去決定是否考慮傳輸線效應(yīng)太麻煩的話,這里還有個最簡單的:
PCB設(shè)計中關(guān)于反射的那些事兒
就是這個了,如果上升時間小于六倍的傳輸延時,我們需要考慮傳輸線效應(yīng),稱之為高速。
 
最后,讓我們來對比一下兩種方法算出來的分布參數(shù)與高速有何不同,拿我們最開始的DDR3的波形舉例:
 
上升時間Tr為100ps;
 
高速的臨界條件為傳輸延時為16.6ps;
 
16.6ps傳輸?shù)拈L度為100mil;
 
100mil為3GHz正弦波的λ/20;
 
3GHz約等于使用0.35/Tr來算最高次諧波3.5GHz;
 
如果使用0.5/Tr來算最高次諧波的話,他的最高次諧波為5GHz;
 
回到文章頂部看我們最開始分享的那張圖......
 
其實我們用有效頻率的二十分之波長來定義分布/集總參數(shù)與用六分之上升時間來定義高速/低速信號是完全一樣的東西啊。
 
耐心看完的朋友們都是英雄,我們下期再虐!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉