你的位置:首頁 > EMC安規(guī) > 正文

RL78族噪聲的相關注意事項及對策應用說明

發(fā)布時間:2023-03-03 來源:瑞薩電子 責任編輯:wenwei

【導讀】本篇應用說明介紹了RL78族有關噪聲的注意事項及其對應方法。本應用說明中介紹的噪聲對應方法僅作為通常的噪聲處理方法,在實際使用時,請在實施本處理方法后對系統(tǒng)進行詳細的評價。


目錄


1. 噪聲的相關注意事項

1.1 縮短布線長度

1.1.1 1675858319311466.png引腳的布線

1.1.2 時鐘輸入/輸出引腳的布線

1.2 在VSS-VDD之間連接旁路電容器

1.3 模擬輸入引腳的布線處理

1.4 對諧振器的考慮

1.4.1 避開有大電流流過的信號線

1.4.2 避開有高速電平變化的信號線

1.5 輸入/輸出端口的處理


1. 噪聲的相關注意事項


1.1 縮短布線長度


電路板上的布線可能會成為接收噪聲信號的天線。因此,總的布線長度越短(mm單位),將噪聲信號引入單片機內部的可能性就越低。


1.1.1 1675858283875447.png引腳的布線


要盡量縮短連接1675858270889826.png引腳的布線。特別是在1675858256418416.png引腳與VSS引腳之間連接電容時,以及復位集成電路與對應的引腳連接時,一定要以最短的布線(20mm以內)連接。


<理由>


輸入到1675858203337922.png引腳的復位信號的脈沖寬度要求有一定的時序,如果短于正常復位脈沖寬度的干擾信號輸入到1675858188514262.png引腳,那么在單片機完成內部初始化之前復位被解除,導致程序失控。


1675858099507187.png

圖1.1 1675858080423260.png引腳的布線


1.1.2 時鐘輸入/輸出引腳的布線


? 要盡量縮短連接時鐘輸入/輸出引腳的布線。

? 應該以最短的布線(20mm以內)連接諧振器電容的接地引線和單片機的VSS引腳。


1675858024115078.png

圖1.2 時鐘輸入/輸出引腳的布線


<理由>


當有噪聲干擾侵入時鐘輸入/輸出引腳時,時鐘的波形會發(fā)生紊亂,導致誤操作和失控。另外,如果噪聲使單片機的VSS電平和諧振器的VSS電平之間產(chǎn)生電位差,正確的時鐘會無法輸入到單片機。


1.2 在VSS-VDD之間連接旁路電容器


請按照下列條件,在VSS-VDD之間連接0.1uF左右的旁路電容器。


? VSS引腳—旁路電容器的布線長度應該和VDD引腳—旁路電容器的布線長度相等。

? VSS引腳—旁路電容器的布線長度和VDD引腳—旁路電容器的布線長度一定要最短。

? VSS和VDD使用的布線要比其他信號線寬。

? 電源布線要經(jīng)由旁路電容器連接至VSS引腳和VDD引腳。


1675858009335908.png

圖1.3 VSS-VDD之間的旁路電容器


1.3 模擬輸入引腳的布線處理


? 請在模擬輸入引腳連接的模擬信號線的盡可能靠近單片機的位置上,串聯(lián)100~1kΩ左右的電阻。

? 請在模擬輸入引腳與VSS引腳之間的盡可能靠近VSS引腳的位置上連接電容值在1000pF左右的電容。并且,模擬輸入引腳至電容的布線長度應該和VSS引腳至電容的布線長度相等。


<理由>


一般來說,輸入模擬輸入引腳的信號通常都是從傳感器傳出來的。而用于檢測運行情況的傳感器,多數(shù)都設置在遠離安裝了單片機的電路板的位置,因此它與模擬輸入引腳之間的布線必然會變長。由于較長的布線會成為接收噪聲信號的天線,所以模擬輸入引腳很容易接收噪聲。


1675857982302916.png

圖1.4 模擬信號線、電阻及電容


1.4 對諧振器的考慮


諧振器生成的時鐘信號是單片機運行的基礎,因此要采取措施使諧振器不易受到其他信號的干擾。


1.4.1 避開有大電流流過的信號線


如果信號線中流過的電流值超過了單片機所能處理的電流值范圍,則需要將其設置在距離單片機(特別是諧振器)盡可能遠的位置。


<理由>


單片機系統(tǒng)中分布著許多用來控制電機、LED和熱敏頭的信號線。當這些信號線中流過大電流時,會因相互之間的感應而產(chǎn)生噪聲。


1675857964242792.png

圖1.5 有大電流流過的信號線的布線


1.4.2 避開有高速電平變化的信號線


有高速電平變化的信號線要設置在盡可能遠離諧振器和諧振器的布線區(qū)域。另外,有高速電平變化的信號線不能與時鐘相關的信號線和其他容易受到噪聲影響的信號線平行或交叉。


<理由>


有高速電平變化的如TO01引腳的信號在發(fā)生上升或下降的電平變化時,會給其他信號線帶來干擾。特別是如果與時鐘相關的信號線交叉,時鐘波形會發(fā)生紊亂,導致誤操作和失控。


1675857948714804.png

圖1.6 有高速電平變化的信號線的布線


1.5 輸入/輸出端口的處理


輸入/輸出端口要按照以下要求,從硬件和軟件兩個方面進行處理。


硬件方面


? 要在連接輸入/輸出端口的信號線的盡可能靠近單片機的位置上串聯(lián)100Ω以上的電阻。


軟件方面


? 輸入端口應通過程序反復多次進行讀取,確定電平一致。

? 由于輸出端口可能會因噪聲的影響反相輸出數(shù)據(jù),因此每隔一定的周期就要進行端口寄存器的再寫入。

? 每隔一定的周期進行控制端口功能的寄存器的再寫入。


1675857933118642.png

圖1.7 輸入/輸出端口的處理



免責聲明:本文為轉載文章,轉載此文目的在于傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請聯(lián)系小編進行處理。


推薦閱讀:


功率器件動態(tài)參數(shù)測試系統(tǒng)選型避坑指南

使用低功耗60GHz毫米波雷達傳感器滿足Euro NCAP兒童存在檢測要求

如何優(yōu)化汽車HVAC設計,以在持續(xù)增長的HEV和EV市場保持優(yōu)勢

人機共駕時代,我們需要什么樣的座艙監(jiān)測系統(tǒng)?

電動汽車熱潮下的BMS技術,將走向何方?

特別推薦
技術文章更多>>
技術白皮書下載更多>>
熱門搜索
?

關閉

?

關閉