【導(dǎo)讀】賽靈思(Xilinx))今天宣布,其PCI Express® Gen4功能取得重大成果。賽靈思和IBM聯(lián)手,兩家公司利用PCI Express Gen4,超越目前廣泛采用的PCI Express Gen3標(biāo)準(zhǔn),率先將加速器和CPU之間的互聯(lián)性能提升一倍。
同時,Gen4還將CPU和加速器之間的帶寬增加了一倍,高達(dá)每信道16 Gbps,從而為人工智能和數(shù)據(jù)分析等要求苛刻的數(shù)據(jù)中心應(yīng)用實現(xiàn)了性能加速。
自2003年P(guān)CI Express問世以來,賽靈思就一直是PCI™互聯(lián)解決方案領(lǐng)域的領(lǐng)跑者,其所有All Programmable FPGA系列產(chǎn)品均符合PCI Express標(biāo)準(zhǔn)。今天,IBM和賽靈思共同實現(xiàn)了賽靈思16nm UltraScale+™器件和IBM POWER9處理器之間的互操作性,率先在可編程器件中演示PCIe Gen4的功能。
IBM公司副總裁兼研究員Bradley McCredie表示:“毋庸置疑,數(shù)據(jù)中心計算的未來必將建立在開放的標(biāo)準(zhǔn)之上。在PCI Express領(lǐng)域的領(lǐng)先性,是POWER 架構(gòu)在現(xiàn)代化數(shù)據(jù)中心領(lǐng)域不斷推廣的一個重要原因。”
賽靈思公司全球CTO Ivo Bolsens指出:“我們信任開放式標(biāo)準(zhǔn)。很高興看到我們兩家公司實現(xiàn)這一里程碑,這將打破加速計算領(lǐng)域的重大性能瓶頸,尤其是對于數(shù)據(jù)中心計算發(fā)展來說意義非凡。”